书籍详情
《数字逻辑》[53M]百度网盘|亲测有效|pdf下载
  • 数字逻辑

  • 出版社:互动创新图书专营店
  • 出版时间:2013-05
  • 热度:11441
  • 上架时间:2024-06-30 09:08:33
  • 价格:0.0
书籍下载
书籍预览
免责声明

本站支持尊重有效期内的版权/著作权,所有的资源均来自于互联网网友分享或网盘资源,一旦发现资源涉及侵权,将立即删除。希望所有用户一同监督并反馈问题,如有侵权请联系站长或发送邮件到ebook666@outlook.com,本站将立马改正

内容介绍

 书[0名0]:  数字逻辑([0第0]2版)|3978704
 图书定价: 36元
 图书作者: 武庆生;詹瑾瑜;唐明
 出版社:  [1机1]械工业出版社*
 出版日期:  2013/5/1 0:00:00
 ISBN号: 9787111419266
 开本: 16开
 页数: 257
 版次: 2-1
 内容简介
  本书根据“计算[1机1][0学0]科教[0学0]计划[0大0]纲”编写。全书共9章,[1主1]要内容包括数字逻辑基础、逻辑代数基础、集成门电路、组合逻辑电路、触发器、同步时序逻辑电路、异步时序逻辑电路、硬[亻牛]描述语言VerilogHDL、脉冲波形的产生与整形等。本书不仅介绍了[纟巠]典的数字逻辑分析设计方[0法0],而且介绍了数字电路与逻辑设计的一些[z1u1i][亲斤]内容。
  本书可作为高等[0学0]校计算[1机1]、信息、电子工程、自动控制、通信等专业的教材,也可作为成人教育相关专业的教材,并可作为相关专业科技人员的参考书。
 目录

《数字逻辑([0第0]2版)》
出版说明
前言
[0第0]1章数字逻辑基础
1.1概述
1.1.1数字逻辑研究的对象及方[0法0]
1.1.2数字电路的发展
1.1.3数字电路的分类
1.2数制及其转换
1.2.1进位计数制
1.2.2二进制
1.2.3数制转换
1.3带符号数的代码表示
1.3.1原码及其运算
1.3.2反码及其运算
1.3.3补码及其运算
1.3.4符号位扩展
1.4数的定点与浮点表示
1.5数码和字符的编码
1.5.1 BCD编码
1.5.2格雷码
1.5.3字符编码
1.5.4奇偶校验码
1.6习题
[0第0]2章逻辑代数基础
2.1逻辑代数的基本概念
2.1.1逻辑代数的定义
2.1.2逻辑代数的基本运算
2.1.3逻辑代数的复合运算
2.1.4逻辑函数的表示[0法0]及逻辑函数的相等
2.2逻辑代数的基本定律、规则和常用公式
2.2.1基本定律
2.2.2重要规则
2.3逻辑函数表达式的形式与变换
2.3.1逻辑函数表达式的基本形式
2.3.2逻辑函数表达式的标准形式
2.3.3逻辑函数表达式的转换
2.4逻辑函数的化简
2.4.1代数化简[0法0]
2.4.2卡诺图化简[0法0]
2.4.3包含无关项的逻辑函数的化简
2.4.4多输出逻辑函数的化简
2.5习题
[0第0]3章集成门电路
3.1概述
3.2门电路的符号及特性
3.2.1简单逻辑门
3.2.2复合逻辑门电路
3.2.3正逻辑和负逻辑
3.3 TTL门电路
3.3.1 TTL与非门
3.3.2 TTL逻辑门的外特性
3.3.3集电[0极0]开路输出门(OC门)和三态输出门(TS门)
3.4 CMOS 集成逻辑门电路
3.4.1 CMOS反相器(非门)
3.4.2 CMOS与非门
3.4.3 CMOS或非门
3.4.4 CMOS 三态门
3.4.5 CMOS漏[0极0]开路输出门(OD门)
3.4.6 CMOS传输门
3.5 TTL和 CMOS之间的接口电路
3.5.1用 TTL门驱动 CMOS门
3.5.2用 CMOS门驱动 TTL门
3.6习题
[0第0]4章组合逻辑电路
4.1概述
4.2组合逻辑电路的分析
4.2.1组合电路的分析步骤
4.2.2组合电路的分析举例
4.3组合逻辑电路的设计
4.3.1设计步骤
4.3.2设计举例
4.4加[0法0]器
4.4.1半加器和全加器
4.4.2加[0法0]器模块
4.4.3加[0法0]器的应用
4.5数值比较器
4.5.1 1位数值比较器
4.5.2 4位数值比较器
4.5.3集成比较器的应用
4.6编码器和译码器
4.6.1编码器
4.6.2编码器的应用
4.6.3译码器
4.6.4译码器的应用
4.7数据选择器和数据分配器
4.7.1数据选择器
4.7.2数据选择器的应用
4.7.3数据分配器
4.8组合逻辑电路中的竞争与冒险
4.8.1竞争和冒险现象
4.8.2怎样判定电路中有无险象
4.8.3险象的消除和减弱
4.9组合逻辑电路的应用
4.9.1用全加器将2位8421BCD码变换成二进制代码
4.9.2数据传输系统
4.10习题
[0第0]5章触发器
5.1概述
5.2基本RS触发器
5.2.1用与非门构成的基本RS触发器
5.2.2用或非门构成的基本RS触发器
5.3钟控触发器(锁存器)
5.3.1钟控RS触发器
5.3.2钟控(电平型)D触发器
5.4[1主1]从触发器
5.4.1[1主1]从RS触发器
5.4.2[1主1]从JK触发器
5.5边沿触发器
5.5.1边沿(维持-阻塞)D触发器
5.5.2边沿JK触发器
5.6集成触发器
5.6.1集成D触发器
5.6.2集成JK触发器
5.7其他功能的触发器
5.7.1 T触发器
5.7.2 T′触发器(翻转触发器)
5.8各类触发器的相互转换
5.8.1 JK触发器转换为D、T、T′和RS触发器
5.8.2 D触发器转换为JK、T、T′和RS触发器
5.9触发器的应用
5.9.1消颤开关
5.9.2分频和[0双0]相时钟的产生
5.9.3异步脉冲同步化
5.10集成触发器的参数
5.10.1触发器的静态参数
5.10.2触发器的动态参数
5.11习题
[0第0]6章同步时序逻辑电路
6.1概述
6.2时序逻辑电路的结构和类型
6.2.1时序逻辑电路的结构和特点
6.2.2时序逻辑电路的分类
6.3同步时序逻辑电路的分析
6.3.1分析步骤
6.3.2分析举例
6.4同步时序逻辑电路的设计
6.4.1设计步骤
6.4.2建立原始状态图(或状态表)
6.4.3状态化简
6.4.4状态分配
6.4.5同步时序电路设计举例
6.5计数器及其应用
6.5.1计数器的特点和分类
6.5.2n位二进制计数器
6.5.3十进制计数器
6.5.4利用反馈归0[0法0]和反馈置数[0法0]构成任意进制计数器
6.5.5计数器容量的扩展
6.6寄存器
6.6.1锁存器
6.6.2基本寄存器
6.6.3移位寄存器
6.6.4移位寄存器型计数器
6.7同步时序逻辑电路的应用
6.7.1计数器用作分频器
6.7.2计数型序列信号发生器
6.8习题
[0第0]7章异步时序逻辑电路
7.1异步时序逻辑电路的分类及特点
7.2脉冲异步时序逻辑电路
7.2.1脉冲异步时序逻辑电路的分析
7.2.2脉冲异步时序逻辑电路的设计
7.3电平异步时序逻辑电路
7.3.1电平异步时序逻辑电路的分析
7.3.2电平异步时序逻辑电路中的竞争与险象
7.3.3电平异步时序逻辑电路的设计
7.4异步计数器的原理与应用
7.5习题
[0第0]8章硬[亻牛]描述语言Verilog HDL
8.1 Verilog HDL概述
8.2 Verilog HDL基本语[0法0]
8.2.1标识符
8.2.2数值和常数
8.2.3数据类型
8.2.4 Verilog HDL的基本结构
8.3 Verilog HDL的操作符
8.3.1算术操作符
8.3.2关系操作符
8.3.3等价操作符
8.3.4位操作符
8.3.5逻辑操作符
8.3.6缩减操作符
8.3.7移位操作符
8.3.8条[亻牛]操作符
8.3.9拼接和复制操作符
8.4基本逻辑门电路的Verilog HDL
8.4.1与门的Verilog HDL描述
8.4.2或门的Verilog HDL描述
8.4.3非门的Verilog HDL描述
8.4.4与非门的Verilog HDL描述
8.4.5或非门的Verilog HDL描述
8.4.6缓冲器电路的Verilog HDL描述
8.4.7与或非门的Verilog HDL描述
8.5 Verilog HDL的描述方式
8.5.1门级描述
8.5.2数据流级描述
8.5.3行为级描述
8.6组合逻辑电路的Verilog HDL实现
8.6.1数据比较器
8.6.2编码器
8.6.3译码器
8.7触发器的Verilog HDL实现
8.7.1维持-阻塞D触发器
8.7.2集成D触发器
8.7.3边沿型JK触发器
8.7.4集成JK触发器
8.8时序逻辑电路的Verilog HDL实现
8.8.1移位寄存器
8.8.2计数器
8.8.3复杂时序逻辑电路
8.9较复杂的电路设计实践
8.10习题
[0第0]9章脉冲波形的产生与整形
9.1概述
9.2 555定时器
9.2.1 555定时器的内部结构
9.2.2 555定时器的基本功能
9.3用555定时器构成自激多谐振荡器
9.3.1电路结构
9.3.2工作原理
9.4用逻辑门构成的自激多谐振荡器
9.5石英晶体振荡器
9.6单稳态触发器
9.6.1用555定时器构成的单稳态触发器
9.6.2集成单稳态触发器
9.6.3单稳态触发器的应用
9.7施密特触发器
9.7.1用555定时器构成施密特触发器
9.7.2施密特触发器的应用
9.8习题
参考文献